您所在位置: 网站首页 / 文档列表 / WiMAX技术 / 文档详情
毕业论文设计-基于VHDL语言的八路数字抢答器设计.doc 立即下载
2024-04-15
约2.9万字
约16页
0
3.4MB
举报 版权申诉
预览加载中,请您耐心等待几秒...

毕业论文设计-基于VHDL语言的八路数字抢答器设计.doc

毕业论文设计-基于VHDL语言的八路数字抢答器设计.doc

预览

免费试读已结束,剩余 6 页请下载文档后查看

10 金币

下载文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

石家庄经济学院本科生科技论文PAGE\*MERGEFORMAT16题目:基于VHDL语言的八路数字抢答器设计摘要抢答器作为一种电子产品,早已广泛应用于各种智力和知识竞赛场合,是竞赛问答中一种常用的必备装置;从原理上讲,它是一种典型的数字电路,其中包括了组合逻辑电路和时序逻辑电路.电路结构形式多种多样,可以利用简单的与非门构成,也可以利用触发器构成,也可以利用单片机来完成.利用单片机来设计抢答器,使得结果更简单,功能更优越。本设计是基于单片机控制的六路抢答器,利用单片机的定时器/计数器定时和记数的原理,将软、硬件有机地结合起来,使得系统能够正确地进行计时,同时使数码管能够正确地显示时间。用开关做键盘输出,扬声器发生提示。同时系统能够实现:在抢答中,只有开始后抢答才有效,如果在开始抢答前抢答为无效;抢答限定时间和回答问题的时间可在1-99s设定;可以显示是哪位选手有效抢答和无效抢答,正确按键后有音乐提示;抢答时间和回答问题时间倒记时显示,满时后系统计时自动复位及主控强制复位;按键锁定,在有效状态下,按键无效非法。关键词:抢答器;EDA;VHDL语言AbstractAnswerdevicesasanelectronicproducts,haslongbeenwidelyusedinavarietyofoccasions,intelligenceandknowledgecompetitions,quizcontestsareessentialinacommonlyuseddevice;fromtheprinciple,itisatypicaldigitalcircuit,includingacombinationoflogiccircuitsandsequentiallogiccircuit.Circuitstructureofavarietyofforms,canmakeuseofsimpleandnon-gatestructurecanalsobeusedtotriggercomposition,canalsobeusedtocompletesingle-chipmicrocomputer.Answertheuseofsingle-chipdesign,andmakestheresultsmoresimplefunctionbetter.Thedesignisbasedonthesix-waySCMAnswer,andtheuseofsingle-chiptimer/countertimingandnumberoftheprinciplesinmind,thehardwareandsoftwarecombinetomakethesystemtimecorrectly,whilethedigitalcontrolabletocorrectlydisplaythetime.Switchthekeyboardtodowithoutput,speakerpromptedoccurred.Atthesametime,thesystemcanberealized:IntheAnswer,onlyaftertheAnswertobevalid,ifatthebeginningofpre-AnswerAnswerinvalid;Answertoanswerthequestionoflimitedtimeandthetimecanbesetin1-99s;canshowwho'seffectiveandAnswerAnswerinvalid,thecorrectbuttonpromptafterthemusic;Answerquestiontimeandtime倒记时showfulltimeafterthesystemautomaticallyresetandmasterresetmandatory;keyslockedintheeffectivestate,thekeyisinvalidillegal.Keywordsanswerdevices;EDA;VHDLlanguage设计原理与技术方法:整体简介Max+plusII(或写成Maxplus2,或MP2)是Altera公司推出的的第三代PLD开发系统(Altera第四代PLD开发系统被称为:QuartusII,主要用于设计新器件和大规模CPLD/FPGA).使用MAX+PLUSII的设计者不需精通器件内部的复杂结构。设计者可以用自己熟悉的设计工具(如原理图输入或硬件描述语言)建立设计,MAX+PLUSII把这些设计转自动换成最终所需的格式。其设计速度非常快。对于一般几千门的电路设计,使用MAX+PLUSII,从设计输入到器件编程完毕,用户拿到设计好的逻辑电路,大约只需几小时。设计处理一
单篇购买
VIP会员(1亿+VIP文档免费下)

扫码即表示接受《下载须知》

毕业论文设计-基于VHDL语言的八路数字抢答器设计

文档大小:3.4MB

限时特价:扫码查看

• 请登录后再进行扫码购买
• 使用微信/支付宝扫码注册及付费下载,详阅 用户协议 隐私政策
• 如已在其他页面进行付款,请刷新当前页面重试
• 付费购买成功后,此文档可永久免费下载
全场最划算
12个月
199.0
¥360.0
限时特惠
3个月
69.9
¥90.0
新人专享
1个月
19.9
¥30.0
24个月
398.0
¥720.0
6个月会员
139.9
¥180.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用

手机号注册 用户名注册
我已阅读并接受《用户协议》《隐私政策》
已有账号?立即登录
我已阅读并接受《用户协议》《隐私政策》
已有账号?立即登录
登录
手机号登录 微信扫码登录
微信扫一扫登录 账号密码登录

首次登录需关注“豆柴文库”公众号

新用户注册
VIP会员(1亿+VIP文档免费下)
全场最划算
12个月
199.0
¥360.0
限时特惠
3个月
69.9
¥90.0
新人专享
1个月
19.9
¥30.0
24个月
398.0
¥720.0
6个月会员
139.9
¥180.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用