




如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
数字电子技术基础期末考试试卷及答案(推荐五篇) 第一篇:数字电子技术基础期末考试试卷及答案数字电子技术基础试题(一)一、填空题:(每空1分,共10分)1.(30.25)10=(11110.01)2=(1E.4)16。2.逻辑函数L=+A+B+C+D=1。.三态门输出的三种状态分别为:、和。4.主从型JK触发器的特性方程=。.用4个触发器可以存储位二进制数。.存储容量为4K×8位的RAM存储器,其地址线为12条、数据线为8条。1.(30.25)10=(11110.01)2=(1E.4)16。2.1。.高电平、低电平和高阻态。4.5.四。6.12、8二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分)1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C)图。2.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是(D)。A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路(C)。A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是(A)。A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器B、D、双积分A/D转换器7.某电路的输入波形uI和输出波形uO如下图所示,则该电路为(C)。A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用(C)。A、10级施密特触发器B、10位二进制计数器C、十进制计数器B、D、10位D/A转换器9、已知逻辑函数与其相等的函数为(D)。A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出。A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y=A+2、用卡诺图法化简为最简或与式Y=+C+AD,约束条件:AC+ACD+AB=0四、分析下列电路。(每题6分,共12分)1、写出如图1所示电路的真值表及最简逻辑表达式。图12、写出如图2所示电路的最简逻辑表达式。图2五、判断如图3所示电路的逻辑功能。若已知uB=-20V,设二极管为理想二极管,试根据uA输入波形,画出u0的输出波形(8分)t图3六、用如图4所示的8选1数据选择器CT74LS151实现下列函数。(8分)Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)图4七、用4位二进制计数集成芯片CT74LS161采用两种方法实现模值为10的计数器,要求画出接线图和全状态转换图。(CT74LS161如图5所示,其LD端为同步置数端,CR为异步复位端)。(10分)图5八、电路如图6所示,试写出电路的激励方程,状态转移方程,求出Z1、Z2、Z3的输出逻辑表达式,并画出在CP脉冲作用下,Q0、Q1、Z1、Z2、Z3的输出波形。(设Q0、Q1的初态为0。)(12分)数字电子技术基础试题(一)参考答案一、填空题:1.(30.25)10=(11110.01)2=(1E.4)16。2.1。.高电平、低电平和高阻态。4.5.四。6.12、8二、选择题:1.C2.D3.D4.A5.C6.A7.C8.C9.D10.C三、逻辑函数化简1、Y=A+B。2、用卡诺图圈0的方法可得:Y=(+D)(A+)(+)四、1、为1,否则输出为0。该电路为三变量判一致电路,当三个变量都相同时输出2、B=1,Y=A,B=0Y呈高阻态。五、u0=uA·uB,输出波形u0如图10所示:图10六、如图11所示:D图11七、接线如图12所示:图全状态转换图如图13所示:(a)(b)图13八、,波形如图14所示:第二篇:数字电子技术基础试卷及答案数字电子技术基础1一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。八选一数据选择器输出端逻辑表达式为:Y=ΣmiDi,其中mi是S2S1S0最小项。三.(8分)试按步骤设计一个组合逻辑电路,实现语句“A>B”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。74LS138逻辑表达式和逻辑符号如下所示。五.(15分)已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实

是你****芹呀
实名认证
内容提供者


最近下载