




如果您无法下载资料,请参考说明:
1、部分资料下载需要金币,请确保您的账户上有足够的金币
2、已购买过的文档,再次下载不重复扣费
3、资料包下载后请先用软件解压,在使用对应软件打开
第页共NUMPAGES9页 组合电路中竞争和冒险实验报告 《数字电路与逻辑设计实验》实验报告 -—---—--——--——-——--——-——----—-----———-----—--—-----————--———-------—---—-—---———----—---—-——---—--———--—---—---—----- 班级:姓名: 学号: 成绩: 同组成员: 姓名:学号: —----—----——--—-—-----—---——--------——-—-—-———----------——---—-——---———-—--—---—--—————-—-—-—-——-——---------——-—-—-—- 实验名称:组合电路中得竞争与冒险 实验目得:1、观察组合电路中得竞争与冒险现象. 2、了解消除竞争与冒险现象得方法。 3、熟练使用示波器测量波形. 三、实验内容: 实现函数F=AB+BCD+ACD,并假定,输入只有原变量即无反变量输入。 1、画出逻辑图,使易于观察电路得竞争冒险现象。 2、列出真值表。 3、静态测试,即按真值表验证其逻辑功能。 4、观察变量A变化过程中得险象:即取B=C=D=1,得F=A+A,A改接函数发生器(或实验箱配有得)得连续脉冲,使工作频率尽可能高。观察就是否出现险象,如有,请测出毛刺得幅度与宽度(中值宽度)。 5、使F再经过一级反相器,检查险象就是否影响下一级电路得正常工作? 6、在F端并接一只330PF电容,还会影响下一级电路得正常工作吗? 7、分别观察变量B、D变化过程中产生得险象。 8、用加冗余项法消除A变化过程中产生得险象。此时允许使用74LS20(二4输入与非门) 实验过程: 画逻辑图. 将F化成以下形式: 根据F得表达式画逻辑图. 2、列出真值表。根据F得表达式列出其真值表如表一所示: A B C D F F测 0 0 0 0 0 0 0 0 0 1 0 0 0 0 1 0 1 1 0 0 1 1 1 1 0 1 0 0 0 0 0 1 0 1 0 0 0 1 1 0 0 0 0 1 1 1 1 1 0 0 0 0 0 0 1 0 0 1 0 0 1 0 1 0 1 1 1 0 1 1 0 0 1 1 0 0 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 1 3、静态测试,即按真值表验证其逻辑功能。 A、B、C、D接入逻辑开关对图(1)静态测试,得到得结果如图(1)得最后一列,可以知道表(1)得逻辑功能就是正确得。 4、观察变量A变化过程中得险象: 即取B=C=D=1,得,A改接函数发生器得连续脉冲,工作频率f=1MHz。 此时输出F出现竞争冒险现象 中值:2、88V幅度:39ns 5、经过一级反相器 6、在F端并接一只330PF电容 7、分别观察变量B、D变化过程中产生得险象. (1)令A=C=1,D=0,B输入3MHz连续脉冲,可得险象与A得一样,即图(2)所示。 (2)令A=B=0,C=1,D输入3MHz连续脉冲,由于D与D’经过得门数基本一样,门电路得传输延迟时差几乎为0,所以此时几乎瞧不到竞争冒险现象。 8、用加冗余项法消除A变化过程中产生得险象. 加冗余项BCD,即有 化成以下形式: 五、实验结果: A B C D F测 0 0 0 0 0 0 0 0 1 0 0 0 1 0 1 0 0 1 1 1 0 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 0 0 0 0 0 1 0 0 1 0 1 0 1 0 1 1 0 1 1 0 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 实验总结:

王子****青蛙
实名认证
内容提供者


最近下载