您所在位置: 网站首页 / 2022fpga毕业设计开题报告.docx / 文档详情
2022fpga毕业设计开题报告.docx 立即下载
2023-03-06
约2.9千字
约7页
0
32KB
举报 版权申诉
预览加载中,请您耐心等待几秒...

2022fpga毕业设计开题报告.docx

2022fpga毕业设计开题报告.docx

预览

免费试读已结束,剩余 2 页请下载文档后查看

10 金币

下载文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

2022fpga毕业设计开题报告fpga毕业设计开题报告FPGA(Field-ProgrammableGateArray),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。以下是fpga毕业设计开题报告,欢迎阅读。1选题目的意义和可行性在这个时间就是金钱的年头里,数字电子钟已成为人们生活中的必需品。目前应用的数字钟不仅可以实现对年、月、日、时、分、秒的数字显示,还能实现对电子钟所在地点的温度显示和智能闹钟功能,广泛应用于车站、医院、机场、码头、厕所等公共场所的时间显示。随着现场可编程门阵列(fieldprogram-mablegatearray,FPGA)的出现,电子系统向集成化、大规模和高速度等方向发展的趋势更加明显,作为可编程的集成度较高的ASIC,可在芯片级实现随意数字逻辑电路,从而可以简化硬件电路,提高系统工作速度,缩短产品研发周期。故利用FPGA这一新的技术手段来探讨电子钟有重要的现实意义。设计采纳FPGA现场可编程技术,运用自顶向下的设计思想设计电子钟。避开了硬件电路的焊接与调试,而且由于FPGA的I/O端口丰富,内部逻辑可随意更改,使得数字电子钟的实现较为便利。本课题运用CycloneEP1C6Q240的FPGA器件,完成实现一个可以计时的数字时钟。该系统具有显示时、分、秒,智能闹钟,按键实现校准时钟,整点报时等功能。满意人们得到精确时间以刚好间提示的需求,便利人们生活。2探讨的基本内容与拟解决的主要问题2.1探讨的基本内容数字时钟是采纳电子电路实现对时间进行数字显示的计时装置,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度不断提高。数字时钟系统的实现有许多,可以利用VerilogDHL语言在QuartusII里实现时、分、秒计数的功能。在芯片内部存储器设24个字节分别存放时钟的时、分、秒信息。数字时钟首先是秒位(共8位)上根据系统时钟CLK进行计数,存储器内相应的秒值加1;若秒位的值达到60(110000),则将其清零,并将相应的分位(共8位)的值加1;若分值达到60(110000),则清零分位,并将时位(共8位)的值加1;若计数满24(100100)后整个系统从0起先重新进行计数。本设计运用CycloneEP1C6Q240的FPGA器件为核心,通过编写程序,完成此电子时钟的主要功能显示时,分,秒,以及通过按键实现校准时钟主要功能,运用LED液晶屏显示,分别显示时,分,秒。并且能够实现附加功能----闹铃设置功能和整点报时。2.2拟要解决的问题本设计电子钟系统功能简洁,用CycloneEP1C6Q240的FPGA器件为核心,通过编写程序,完成此电子时钟的主要功能。本课题主要解决以下问题:(1)学习VerilogDHL语言、运用QuartusII环境进行程序设计。用VerilogDHL语言能进行综合的电路设计,也可用于电路的仿真;设计的规模是随意的,语言不对设计规模施加任何限制;内置各种基本的逻辑门。便于改进和扩充,有利于本系统的研制,并使其性能更完备的。(2)在了解CycloneEP1C6Q240的FPGA器件的基础上设计程序。对于Altera公司Cyclone系列EP1C6Q240芯片须要有所了解,数码管显示、键盘输入,都在芯片上安排各自的I/O口引脚,这样就须要对各自的I/O口配置,并且编写各自的程序,来实现各自的功能。与此同时,为了爱护芯片,未运用的引脚都要设置三态输入。(3)CycloneEP1C6Q240的FPGA器件的动态数码管和显示模块程序的编写。须要了解EP1C6Q240内部原理构造,熟识动态数码管和显示模块的内部功能指令。(4)实现闹铃设置功能和整点报时的附加功能的程序编写。(5)将各个模块单独调试胜利后,进行整合,进行整体系统调试。3总体探讨思路及预期探讨成果3.1总体探讨思路本设计通过在QuartusII编程、运用芯片,实现时间显示。运用键盘对时间进行调时,并且设定闹钟和定时闹铃。设计系统由计时模块、显示模块、键盘模块、闹铃模块、校时模块6个模块组成。(1)分频模块晶体振荡器是构成数字式时钟的核心,振荡器的稳定度及频率的.精度确定了数字钟计时的精确程度,它保证了时钟的走时精确及稳定。石英晶体的选频特性特别好,只有某一频率点的信号可以通过它,其它频率段的信号均会被它所衰减,而且,振荡信号的频率与振荡电路中的R、C元件的数值无关。因此,这种振荡电路输出的是精确度极高的信号。然后再利用分频电路,将其输出信号转变为秒信号。本系统运用的晶体振荡器电路给数字钟供应一个频率稳定精确的48M
查看更多
单篇购买
VIP会员(1亿+VIP文档免费下)

扫码即表示接受《下载须知》

2022fpga毕业设计开题报告

文档大小:32KB

限时特价:扫码查看

• 请登录后再进行扫码购买
• 使用微信/支付宝扫码注册及付费下载,详阅 用户协议 隐私政策
• 如已在其他页面进行付款,请刷新当前页面重试
• 付费购买成功后,此文档可永久免费下载
全场最划算
12个月
199.0
¥360.0
限时特惠
3个月
69.9
¥90.0
新人专享
1个月
19.9
¥30.0
24个月
398.0
¥720.0
6个月会员
139.9
¥180.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用