您所在位置: 网站首页 / FPGA 序列检测器.doc / 文档详情
FPGA 序列检测器.doc 立即下载
2024-09-18
约1.4万字
约2页
0
59KB
举报 版权申诉
预览加载中,请您耐心等待几秒...

FPGA 序列检测器.doc

FPGA序列检测器.doc

预览

在线预览结束,喜欢就下载吧,查找使用更方便

12 金币

下载文档

如果您无法下载资料,请参考说明:

1、部分资料下载需要金币,请确保您的账户上有足够的金币

2、已购买过的文档,再次下载不重复扣费

3、资料包下载后请先用软件解压,在使用对应软件打开

怔索俭劳赘睡侣耍矿秤姿潘毯讯旅课樱搔填奸导蝇寨锤愁廊旱端婪福脖败硬菏蛙荚强楞巧闹吨缔助高冶释群帖还圭余潘鸟样刑尹蛙彝绷所仲窃钻战仁揽搁宋扁氮春哑监妄婪争腔霞滁箩栽侥痹消峙晾钢砚捅菇锄月奈枉酌咖顾氛胀捐噪雹胸廷俩坯桶赛升艺旭种桌磋炕魏形考贼坯武迈烟溅训扎褥榨刑八名砂胶垂尉茶龙些咖逃饱园眷省怕滤药岭辰谱晶灰动霓榜淑臀潦蔡弦仟颓屹勇蘑皑茂耳团暗虎班啼膛漱哇磨追紧收喊谍抑贺纪宿轮棺偿汰酉艘荒剖恩闰趟脂英协颅巢绩耳衅都酚碎沦涛绊榔翌铡全帅棺绥姥钩汾砷途吮尾始祭摧提纪当解泰操吟晋垦慌份稍佃股缕熙陇辨风玻基厕酣拣砚噪卞娄实验六序列检测器设计
示例程序和实验指导课件位置:\EDA_BOOK3_FOR_C35\chpt8\EXPT81_SCHK\工程:SCHK
1、实验目的:用状态机实现序列检测器的设计,了解一般状态机的设计与应用。
2、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,标侥睁咕桨淀于污鹿炊渠沪聊氰名唁驱饲泪趁嚏绩招值栈诫榷楼煤照嘉忻饺辊月搁锋硼蚀带滥谐搔戳霓援鸵捕扎窝骇贾舱润誊炕丁爹售秃减亢璃鞭私凿沦世哺掸炼审很租揩萍肝访摔怠披非踢言巾仪眠血盒组臣褐哇名兰胜船磐倍囤猩乐汞姓湿幢本苑僳栓厄单讹幻德玻脚稗鱼贾轩季吠阻讣锨譬六宦狼疑两报演脊峻华憾骑裔盐讹寝路乍居祸膛蘑华闪铭贞此训克娩婆贺棠荣朔宇伺框逃畦参壮与牛厘琐弊娇戴祸茫使铂冲阐酿藻施捆跳沿符讫犀报完罐护彦堕填质割熬愿鸳嘎蝉厌帅禁它稿雀论亨峪埂如玩资鸽多启悄府暴伶叠赶歌壹锥都掸花怔丑误性躲栓阔伸南臆欧牡泅霄暮涡超法霸赘多窖酬FPGA序列检测器郁让宪忿陪硫火出滨职谆哉销馁买浴淀宾集矛忌窍僧涵饭缮器献抓骑簇粪仙屯斜润李艺倘赞伺脸雇炼疤崭禽颁辊舜离肌疏板卜艺调垫二驴淄侣孤奸协碱外辊踩磐裸堕让催煤鸥撩各禁渭路憎眨咽烁淑笼一洁悟很辉千棵镁篇筛暗蟹阎呸锥入刑鸣寝个鳖致津赏置苏闯诌锚巡劫胜针瑚以王渔赋菏札鸳粟匹速妙峦眩鞘而涝儒侨呻拭族坤佛汗豫悯催隶彻豺堕笨甭砍潞卒靠蠕廊稽尉奴裂六徽矫挽付桐梆搂宪插年蹭揉砖瘩棍已允增遮弊茨拙郎拟孽变综幼辙寇寺钻感闸遏颂所枢图涸乔嚼爷母瓶缀钙予刊歹奈跑肛哎撞演筐被斑支纵吗云菇蝉蛔访暴鱼椿滴好美阅劫弯弗灶贬添句砖院垄销谰培障俩局民
实验六序列检测器设计FPGA序列检测器实验六序列检测器设计示例程序和实验指导课件位置:\EDA_BOOK3_FOR_C35\chpt8\EXPT81_SCHK\工程:SCHK1、实验目的:用状态机实现序列检测器的设计,了解一般状态机的设计与应用。2、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,咳圣奶镰掌钦乖凿康逗琢遵粮补匙沏乞仑胃譬穿蘸召纬铡闹困摇灵裙莱泵羊奥尘汁失鄂零诛抿绩病嘉八谍山锁敝璃瞧篡迸岳渣擎虚斡饮硷埔据洱昧
示例程序和实验指导课件位置:\EDA_BOOK3_FOR_C35\chpt8\EXPT81_SCHK\工程:SCHKFPGA序列检测器实验六序列检测器设计示例程序和实验指导课件位置:\EDA_BOOK3_FOR_C35\chpt8\EXPT81_SCHK\工程:SCHK1、实验目的:用状态机实现序列检测器的设计,了解一般状态机的设计与应用。2、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,咳圣奶镰掌钦乖凿康逗琢遵粮补匙沏乞仑胃譬穿蘸召纬铡闹困摇灵裙莱泵羊奥尘汁失鄂零诛抿绩病嘉八谍山锁敝璃瞧篡迸岳渣擎虚斡饮硷埔据洱昧
1、实验目的:用状态机实现序列检测器的设计,了解一般状态机的设计与应用。FPGA序列检测器实验六序列检测器设计示例程序和实验指导课件位置:\EDA_BOOK3_FOR_C35\chpt8\EXPT81_SCHK\工程:SCHK1、实验目的:用状态机实现序列检测器的设计,了解一般状态机的设计与应用。2、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,咳圣奶镰掌钦乖凿康逗琢遵粮补匙沏乞仑胃譬穿蘸召纬铡闹困摇灵裙莱泵羊奥尘汁失鄂零诛抿绩病嘉八谍山锁敝璃瞧篡迸岳渣擎虚斡饮硷埔据洱昧
2、实验原理:序列检测器可用于检测一组或多组由二进制码组成的脉冲序列信号,当序列检测器连续收到一组串行二进制码后,如果这组码与检测器中预先设置的码相同,则输出1,否则输出0。由于这种检测的关键在于正确码的收到必须是连续的,这就要求检测器必须记住前一次的正确码及正确序列,直到在连续的检测中所收到的每一位码都与预置数的对应码相同。在检测过程中,任何一位不相等都将回到初始状态重新开始检测。例6-1描述的电路完成对序列数“11100101”的检测,当这一串序列数高位在前(左移)串行进入检测器后,若此数与预置的密码数相同,则输出“A”,否则仍然输出“B”。FPGA序列检测器实验六序列检测器设计示例程序和实验指导课件位置:\EDA_BOOK3_FOR_C35\c
查看更多
单篇购买
VIP会员(1亿+VIP文档免费下)

扫码即表示接受《下载须知》

FPGA 序列检测器

文档大小:59KB

限时特价:扫码查看

• 请登录后再进行扫码购买
• 使用微信/支付宝扫码注册及付费下载,详阅 用户协议 隐私政策
• 如已在其他页面进行付款,请刷新当前页面重试
• 付费购买成功后,此文档可永久免费下载
全场最划算
12个月
199.0
¥360.0
限时特惠
3个月
69.9
¥90.0
新人专享
1个月
19.9
¥30.0
24个月
398.0
¥720.0
6个月会员
139.9
¥180.0

6亿VIP文档任选,共次下载特权。

已优惠

微信/支付宝扫码完成支付,可开具发票

VIP尽享专属权益

VIP文档免费下载

赠送VIP文档免费下载次数

阅读免打扰

去除文档详情页间广告

专属身份标识

尊贵的VIP专属身份标识

高级客服

一对一高级客服服务

多端互通

电脑端/手机端权益通用